假定在某一瞬間差分信號(hào)的測(cè)量我們將兩根走線用電阻端接到地。因?yàn)閕1 = -i2差分信號(hào)的測(cè)量,所以根本沒(méi)有電流流經(jīng)地。也就是說(shuō)差分信號(hào)的測(cè)量,沒(méi)有真正的理由把電阻接地。事實(shí)上,有人認(rèn)為,為差分信號(hào)的測(cè)量了將差分信號(hào)和地噪聲隔離,一定不能將它們連接到地。因此通常的連接形式如圖1(c)中所示,用單個(gè)電阻連接線1 與線2。
電阻的值是線1和線2 差模阻抗的和,或:
Zdiff = 2*Z0*(1-k) 或2*(Z11 - Z12)蘇州差分阻抗線路板
這就是為什么你經(jīng)??吹綄?shí)際上一個(gè)差分對(duì)具有大約80Ω的差分阻抗,而每個(gè)單線阻抗是50Ω。
走在表面層(Microstrip)還是內(nèi)層(Stripline/Double Stripline)、
與參考的電源層或地層的距離、走線寬度、PCB材質(zhì)等均會(huì)影響走線的特性阻抗值。
也就是說(shuō),要在布線后才能確定阻抗值,同時(shí)不同PCB生產(chǎn)廠家生產(chǎn)出來(lái)的特性阻抗也
有微小的差別。一般仿真軟件會(huì)因線路模型或所使用的數(shù)學(xué)算法的限制而無(wú)法考慮
到一些阻抗不連續(xù)的布線情況,這時(shí)候在原理圖上只能預(yù)留一些端接(Temninators),
如串聯(lián)電阻等,來(lái)緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問(wèn)題的方法還是布線時(shí)
盡量注意避免阻抗不連續(xù)的發(fā)生。
以下介紹差分阻抗PCB板加工及單端阻抗板
在線路板中,若有信號(hào)傳送時(shí),希望由電源的發(fā)出端起,在能量損失最小的情形下,多層差分阻抗PCB板
能順利的傳送到接受端,而且接受端將其完全吸收而不作任何反射。要達(dá)到這種傳輸,
線路中的阻抗必須和發(fā)出端內(nèi)部的阻抗相等才行稱為“阻抗匹配”。在設(shè)計(jì)高速PCB電路時(shí),
阻抗匹配是設(shè)計(jì)的要素之一。
評(píng)論列表
還沒(méi)有評(píng)論,快來(lái)說(shuō)點(diǎn)什么吧~